硅实验室介绍振荡器为云计算跷板开关
硅实验室已经引入了一个新的家庭的晶体振荡器(XOs)提供超低抖动参考时间为10 g,40 g和100 g的云计算和网络设备。
这些新Si535和Si536 XOs利用硅实验室的证明DSPLL技术提供无与伦比的性能、稳定性和灵活性10/40G数据中心核心/接入交换机,存储区域网络设备、安全路由器、交换机/路由器,以及企业航母以太网交换机和路由器。
支持蓬勃需求服务为基础计算云,数据中心设备迁移到更高的速度串行数据传输,通常10 g或更快。同时,有一个明显的趋势,能源效率最大化通过合并转换、存储和计算资源更少的组件。
这些趋势已经增加了处理器,以太网交换机ICs和fpga与集成高速序列化反序列化(并行转换器)技术,需要低抖动时间引用。硅实验室的Si535/536振荡器提供超低抖动和±20 ppm稳定所需的最先进的云计算和网络基础设施设备。
是说的Si535/536 XOs提供异常抖动性能的< 200飞秒(fs)均方根抖动(集成从10千赫至1 MHz)为常见的以太网和光纤通道参考频率。
Si535/536振荡器的输出格式支持和LVPECL LVDS在2.5 V和3.3 V和提供两种±20 ppm和31.5 ppm总稳定性,简化接口连接到各种各样的处理器、开关、phy和fpga。
当结合硅实验室的Si533xx微分时钟缓冲器,Si535/536 XOs提供低抖动时钟生成和分布对soc要求多个高性能参考时钟。
这个Si535/536振荡器使用硅实验室的专利DSPLL技术提供一种低抖动时钟在高速差分频率。
不像传统的XO不同的晶体是需要每个输出频率,Si535/536 XOs使用常见的频点的晶体提供特殊的稳定性和可靠性,利用DSPLL IC生成任何输出频率。
此外,DSPLL时钟合成提供了优越的供应噪音抑制,从而简化了任务生成低抖动的时钟在嘈杂的环境中通常存在于数据中心和网络系统。
振荡器基于DSPLL技术可以提供在任何输出频率没有切割和调优一个独特的3日泛音(OT)晶体或声表面波(看见)装置的要求,低抖动XOs竞争。
硅实验室的方法也可以基于ic卡的数模混合信号与射频信号简化工厂编程在装运时间,消除长交货期与定制振荡器相关联。http://www.cenxn.com |