雅马哈斜线移动芯片功率泄漏与节奏的工具
节奏设计系统已经宣布,雅马哈利用节奏低能耗解决方案的组件实现漏电功耗降低50%在其最新的智能手机芯片。
雅马哈所使用的工具包括节奏遇到RTL编译器(RC),节奏遇到保形低功率(CLP)和节奏遇到数字实现(EDI)系统。
“低功率是我们新的移动芯片设计的关键,“修治Ito说,开发总监,雅马哈公司。”,因为这些工具在节奏低功耗方案支持常见的格式,它允许我们利用先进的电源管理技术,导致更好的力量和对我们的设计性能和较短的周转时间。”
解决方案支持许多先进低功耗技术,如multi-supply电压、电源关闭和multi-bit细胞推论,还原能力的关键。
除了减少泄漏,雅马哈利用目标的解决方案来实现设计关闭性能和功率。
解决方案的设计工具支持电源管理意图一致共同权力所描述的格式(CPF)等所有设计阶段实现和验证(RTL)GDSII register-transfer水平。
AC电源插座http://www.cenxn.com |