低抖动时钟降低基础设施成本
声称提供行业领先的抖动性能的高速网络、通信和数据中心设备,称为clock-tree-on-a-chip Si534x,由硅实验室。投资组合包括时钟发生器和集成multi-PLL抖动衰减器。单片机,ultra-low-jitter计时设备结合时钟合成和抖动衰减功能,降低成本和复杂性的光学网络、无线基础设施、宽带接入/聚合载体以太网、测试和测量、和企业/数据中心设备包括边缘路由器、交换机、存储和服务器。
带宽需求上升意味着各种在不同频率的时钟,信号格式和电压水平是必需的。抖动性能需求支持的最高数据速率10/40/100G网络也很苛刻。抖动衰减器和时钟生成器利用频率和集成所有离散时间函数合并成一个单片机时钟集成电路解决方案。
Si5347/46/45/44/42抖动衰减器和Si5341/40时钟生成器提供一个我²C-configurable平台具有频率转换功能和一流抖动性能(100 fs RMS)。通过结合四个独立jitter-attenuating PLLs和五ultra-low-jitter MultiSynth分数合成器,生成10输出的设备能够与任何组合从100赫兹至100 mhz的频率选择输出格式(LVDS LVPECL,CML,HCSL和LVCMOS)。这种级别的集成和频率灵活性是声称消除需要多个时钟ICs,离散水平翻译、循环过滤和电源滤波器组件,降低材料成本和复杂性法案同时还提供超过50%的保证金严格10/40/100G抖动规范。
客户可以上传他们的公司使用ClockBuilder Pro软件自定义配置。工厂预先Si534x时钟样品船在两周内,加速整个产品开发过程与行业的定制样品交货期最短。
工厂预先编排的时钟发生器和抖动衰减器样品现在有QFN 7 x 7毫米包。
AC电源插座http://www.cenxn.com |