开发平台发布为Cortus APS处理器IP核
专家Cortus低功耗、silicon-efficient 32位处理器IP,宣布开发平台的可用性Cortus APS的处理器核心。
Cortus开发平台由董事会基于Xilinx Spartan-6X75,Cortus Eclipse IDE和Cortus GCC工具链。董事会包括一个I / O足迹兼容Arduino由于启用Arduino Due-compatible盾牌的广泛选择用于扩展平台。
软件开发是发展的一个重要组成部分的ASIC芯片系统(SoC)或嵌入式处理器。Cortus 32位处理器IP核设计从一开始就为嵌入式处理应用程序基于C或c++代码。APS芯volume-proven基础广泛的应用程序包括智能卡、视频处理、智能传感器、触摸屏控制器、无线、安全、工业控制、物联网(物联网)。新平台允许软件开发人员快速开发驱动程序和软件和硬件集成在SoC设计原型。
Cortus FPGA板是基于Xilinx Spartan-6 X75,包括1兆字节同步静态存储器以及32 Mbit SPI闪存。闪存的FPGA配置,也可以共享应用软件。mbit / s 10/100以太网收发机试是直接连接到FPGA,完全兼容Cortus 10/100以太网MAC IP块。一个USB接口提供了一个通过JTAG接口完全兼容Cortus开发工具在Windows和Linux。额外的I / O连接器使DDR2内存512 mb。
“开发驱动程序,移植软件和验证HW / SW接口是一个关键的上市时间发展与嵌入式处理器的soc的挑战”,Christopher Kopetzky先生说,在Cortus工程副总裁。他补充说,“新平台结合Cortus证明软件开发工具的能力扩展董事会通过的Arduino Due-compatible盾牌和DDR2内存。”
APS23要求19%的利用率和APS25要求19%利用率Cortus平台提供了充足的所有APS核心能力。的容量Spartan-6 X75足以让多核系统上模拟FPGA板。可以使用扩展内存的能力包括USB 2.0试结合Cortus USB 2.0控制器,以创建一个原型平台,嵌入式Linux系统。而且这个平台可以将ide Cortus Cortus Eclipse的合作伙伴作为替代。
Cortus许可证一系列低功率、硅高效,32位处理器核心支持一系列不同的计算性能和支持系统的复杂性。核心从入门级32位内核适合升级8位核心内核支持缓存,协同处理器和对称多处理系统。他们分享简单的矢量中断结构,确保快速、实时中断响应,较低的软件开销。
所有Cortus APS处理器核心接口的外设包括以太网MAC 10/100,USB 2.0设备和USB OTG 2.0通过高效的APS总线。以太网MAC允许选择物理接口连接使用媒体独立接口(MII)或减少媒体独立接口(RMII)。灵活内存接口与两个独立的DMA通道启用系统设计,以确保较低的CPU开销接收和传输没有任何帧迷路的危险。硬件地址过滤使单个接口响应多个MAC地址。
船形开关http://www.cenxn.com |