Microsemi和Synopsys在定制的合成支持上进行协作
Microsemi和电子设计自动化(EDA)软件专家Synopsys宣布将其OEM协议延长多年,为Microsemi的FPGA客户提供定制的现场可编程门阵列(FPGA)合成工具。
两家公司最近合作了Microsemi的新成本优化,低功率的中程fpga,在2月宣布,Synopsys在设备的早期访问程序中也支持微半导体。
Synopsys的Synplify Pro synthesis software and Identify RTL Debugger被集成到Microsemi的Libero SoC Design Suite中,这是一套与该公司FPGA产品(包括宝丽来火控FPGA)一起使用的综合性设计工具。Synopsys的解决方案使设计时间更快,面积优化的成本和功率,加速FPGA的发展。这些功能使Microsemi公司的极谱火焰FPGAs具有独特的特性,例如在中等密度、12.7 Gbps串行化/反序列化(SerDes)收发信机的最低功率,以及出色的安全性和可靠性。
Microsemi的软件工程副总裁吉姆·戴维斯(Jim Davis)表示:“扩大我们与Synopsys团队的长期合作关系,使我们能够继续利用公司在合成技术方面广泛的专业知识,同时让Microsemi的工程资源专注于支持我们FPGA设备独有的高级特性和功能。”“Synopsys的Synplify Pro synthesis software是专门为FPGAs设计的,它被认为是为这些设备生产高性能、低成本设计的行业标准。”
Synopsys的Synplify Pro软件是一个行业标准工具,用于生产高性能、高级别的优化,具有快速的运行时间,综合了用于Microsemi的FPGAs和系统芯片(SoC) FPGAs的大型设计的RTL代码。此外,Synopsys还为Synplify提供多供应商支持和高级功能,包括对Microsemi FPGAs的支持。
Microsemi的Libero SoC设计套件以其全面、易学、易于采用开发工具为公司的fpga设计,包括新的成本优化的宝丽来fpga,提供了高生产力。该套件包括一个完整的设计流程,使用Synopsys Synplify Pro合成软件,以及Microsemi显著增强的约束管理、差异化FPGA调试套件、SmartDebug和安全生产编程解决方案(SPPS)。
“我们很高兴地支持微半导体在早期的极火FPGA的访问程序中,并自豪地成为它的中程FPGA发射的一部分,”Synopsys的验证组副总裁Andrew Dauman说。“这些独特设备的成功发布,包括Microsemi的客户基础的早期应用,是我们在生产技术上合作的又一个例子,我们期待着继续与Microsemi的FPGA技术保持这种重要的关系。”
Synopsys的Synplify Pro合成软件的主要优点,并为Microsemi FPGA客户识别RTL调试器,包括:
运行时加速与多处理支持
使用编译点集成更快的增量周转时间
区域和性能的最佳结果质量(QoR)
对Verilog、SystemVerilog、VHSIC硬件描述语言(VHDL)和混合语言设计的广泛语言支持。
可自定义工具命令语言(TCL)脚本环境,用于自定义流和报表
推理的多路复用器,连续转变,大型静态随机存取存储器(LSRAM)µSRAM,和数学
关于PolarFire fpga
Microsemi公司最新的成本优化宝丽来火控FPGAs提供了中档密度的最低功率,具有极高的安全性和可靠性。该产品系列的特点是12.7 Gbps串行化/反序列化(SerDes)收发器的功率比竞争的fpga低50%。密度范围从100K到500K逻辑元件(LEs),在有线接入网络、蜂窝基础设施、国防和商业航空市场以及工业4.0(包括工业自动化和物联网市场)中都是理想的应用。
极光FPGAs的收发信机可以支持多个串行协议,使产品适用于10Gbps以太网、CPRI、JESD204B、Interlaken和PCIe的通信应用。此外,在通用输入/输出(GPIO)上实现串行千兆以太网(SGMII)的能力使许多1Gbps以太网链接得到支持。宝丽来消防FPGAs还包含强化安全知识产权(IP),以保护客户设计、数据和供应链。非易失性的宝丽来产品系列比竞争对手的设备消耗的静态功率少10倍,其特点是更低的待机功率被称为闪存*冻结。
船型开关http://www.cenxn.com |